您的位置:网站首页 > 《中文科技期刊数据库》 > 工程技术 > 电子电信 > 基本电子电路 > 摘要

0.18μm 12GHz CMOS八分频电路设计

《现代雷达》2007年 第8期 | 赵旭昊 安凌凌 孟令琴   南京电子技术研究所 南京210013
★ 收藏 | 分享
  • 第1页
  • 第2页
  • 第3页
论文服务:
摘 要:提出了一种基于高速锁存器的CMOS高速分频器结构,阐述了其工作速度,工作范围,前后级级联电路设计。采用典型的TSMC0.18μm/1.8V工艺模型,通过Agilent的ADS进行模拟验证,得到其最高工作速度为12GHz,工作范围为3~12GHz,在6~12GHz内,输入灵敏度不小于100mV,功耗小于28mw。
【分 类】【工业技术】 > 无线电电子学、电信技术 > 基本电子电路 > 倍频器、分频器、变频器 > 分频器
【关键词】 CMOS分频器 触发器 源级耦合逻辑电路 动态电阻
【出 处】 《现代雷达》2007年 第8期 109-111页 共3页
【收 录】 中文科技期刊数据库